Ciclo de actualización

Autor: Louise Ward
Fecha De Creación: 6 Febrero 2021
Fecha De Actualización: 18 Mayo 2024
Anonim
Ciclo de actualización - Tecnología
Ciclo de actualización - Tecnología

Contenido

Definición - ¿Qué significa el ciclo de actualización?

Un ciclo de actualización es un procedimiento o ciclo que se repite ocasionalmente en la memoria de acceso aleatorio (RAM). Lee y reescribe el contenido de un dispositivo de memoria dinámica. Esto se hace para garantizar que la información dentro de la RAM no desaparezca. Sin este ciclo, cualquier información que lea la computadora desaparecerá en unos pocos milisegundos.

Una introducción a Microsoft Azure y la nube de Microsoft | A lo largo de esta guía, aprenderá de qué se trata la computación en la nube y cómo Microsoft Azure puede ayudarlo a migrar y administrar su negocio desde la nube.

Techopedia explica el ciclo de actualización

Cuando una computadora lee datos, almacena los datos como dígitos binarios (0/1 o encendido / apagado). Cuando se realiza una instancia de "0" o "apagado", no requiere ninguna carga eléctrica. Si, por otro lado, se realiza una instancia de "1" u "encendido", se requiere carga eléctrica para poder encender los interruptores electrónicos (memoria) y almacenar los datos. Las áreas cargadas eléctricamente, y las áreas apagadas para ese asunto, se utilizan para transmitir la información de la memoria que solicita el usuario. Esta carga es muy pequeña y solo temporal, y si desaparece, convertiría todos los que están en la RAM a ceros, y la información desaparecería. Para garantizar que los que no pierden carga causen una pérdida de datos, el ciclo de actualización se realiza para recargar la memoria con los electrones necesarios.

Hay dos tipos de RAM: Módulo de acceso aleatorio estático (SRAM) y Módulo de acceso aleatorio dinámico (DRAM). Entre los dos tipos, DRAM realiza el ciclo con más frecuencia porque se usa para la memoria principal de la computadora. DRAM está construido para contener cada sección de los datos leídos en un condensador separado, donde cada condensador representa un bit de memoria. Esta estructura hace que el almacenamiento de información sea mucho más fácil, pero también lo hace más inestable si el ciclo de actualización de memoria no recargará las memorias DRAM.