Tecnología Intel Speedstep mejorada (EIST)

Autor: Laura McKinney
Fecha De Creación: 7 Abril 2021
Fecha De Actualización: 26 Junio 2024
Anonim
Tecnología Intel Speedstep mejorada (EIST) - Tecnología
Tecnología Intel Speedstep mejorada (EIST) - Tecnología

Contenido

Definición: ¿qué significa la tecnología Intel Speedstep mejorada (EIST)?

La tecnología Intel SpeedStep mejorada (EIST) es una tecnología de administración de energía y térmica desarrollada por Intel. EIST se introdujo como un medio para permitir un alto rendimiento mientras se satisfacen las necesidades de ahorro de energía de un sistema informático móvil.


Esencialmente, EIST acelera la velocidad del reloj de una unidad central de procesamiento (CPU) durante los períodos que requieren una demanda mínima. Luego, la velocidad del reloj vuelve a su máximo potencial cuando la carga lo exige. Esto permite que una computadora ahorre energía cuando hay menos para procesar, y aún así lograr un alto rendimiento cuando la demanda es alta.

Esta tecnología está disponible en procesadores de marca Core.

Una introducción a Microsoft Azure y la nube de Microsoft | A lo largo de esta guía, aprenderá de qué se trata la computación en la nube y cómo Microsoft Azure puede ayudarlo a migrar y administrar su negocio desde la nube.

Techopedia explica la tecnología Intel Speedtep mejorada (EIST)

La versión anterior no mejorada de SpeedStep cambió la frecuencia y el voltaje entre niveles bajos y altos en respuesta a una carga de procesador actual. EIST se basa en esto mediante el uso de las siguientes estrategias:


  • Separación de los cambios de frecuencia y voltaje, por lo que el voltaje aumenta o disminuye en pequeños incrementos por separado de los cambios en la frecuencia. Debido a esto, el procesador puede reducir la falta de disponibilidad del sistema debido al cambio de frecuencia. Esta técnica permite que el sistema cambie entre los estados de voltaje y frecuencia con mayor frecuencia, mejorando el equilibrio entre potencia y rendimiento.
  • Partición y recuperación del reloj, donde el reloj del bus se ejecuta continuamente incluso durante las transiciones de estado. Continúa ejecutándose incluso cuando el reloj central y el bucle de bloqueo de fase están detenidos. Esto permite que la lógica permanezca activa incluso cuando algunas de las partes de la CPU están detenidas actualmente.

EIST reduce la latencia inherente al cambio del par voltaje-frecuencia (estado P), permitiendo así que esas transiciones ocurran con mayor frecuencia. Esto permite una conmutación más granular basada en la demanda y puede optimizar el equilibrio entre potencia y rendimiento, en función de las demandas de las aplicaciones.